Integrità del segnale e integrità dell'alimentazione - Centro di supporto
Benvenuti nel Signal Integrity and Power Integrity Support Center!
Qui troverai informazioni su come garantire l'integrità del segnale e l'integrità dell'alimentazione nei tuoi progetti ad alta velocità.
Buon viaggio!
Ottieni risorse di supporto per i dispositivi Intel Stratix® 10, Intel Arria® 10 e Intel Cyclone® 10 dalle pagine seguenti. Per altri dispositivi, cercare tra i seguenti collegamenti: Archivio documentazione, Corsi di formazione, Video e Webcast, Esempi di progettazionee Knowledge Base.
Linee guida e documentazione
Progettazione della scheda - Linee guida generali
- Intel® Knowledge Data Base (KDB) per tutti gli FPGA ›
- Consulente per la progettazione di consigli di amministrazione ad alta velocità ›
- Centro risorse per la progettazione di scheda ›
- White paper sulla guida della velocità di bordo del segnale di ingresso ›
- Elenco di controllo della rete di distribuzione dell'energia (PDN) ›
- AN 574: Metodologia di progettazione DELLA rete di alimentazione (PDN) a circuito stampato (PCB) ›
- AN 613: Considerazioni sulla progettazione di stackup PCB per FPGA Intel® ›
Progettazione della scheda - Linee guida per le interfacce di memoria esterna
Progettazione della scheda - Linee guida per i ricetrasmettitori
- UG-20298: Linee guida per la progettazione dell'integrità del segnale dell'interfaccia seriale ad alta velocità Intel® Agilex™ ›
- AN 528: Selezione del materiale dielettrico PCB ed effetto di tessitura della fibra sul routing dei canali ad alta velocità ›
- AN 529: tramite tecniche di ottimizzazione per la progettazione di canali ad alta velocità ›
- AN 530: Ottimizzazione della discontinuità dell'impedenza causata dalle pastiglie di montaggio superficiale per la progettazione di canali ad alta velocità ›
- AN 596: Considerazioni sulla modellazione e la progettazione per connettori a 10 Gbps ›
- AN 651: PCB Breakout Routing per progetti di canali seriali ad alta densità oltre i 10 Gbps ›
- AN 672: Linee guida per la progettazione di collegamenti transceiver per la trasmissione di velocità dati ad alta Gbps ›
- AN 678: Sintonizzazione del collegamento ad alta velocità utilizzando circuiti di condizionamento del segnale in ricetrasmettitori Stratix® V ›
- AN 684: Linee guida di progettazione per 100 Gbps - Interfaccia CFP2 ›
- AN 689: Progettazione di canali ad alta velocità utilizzando il protocollo SFF-8431 ›
- AN 766: Dispositivi Stratix 10, linee guida per la progettazione del layout dell'interfaccia del segnale ad alta velocità ›
- Modellazione della rugosità delle superfici in rame per progetti di canali multi-Gigabit ›
Corsi di formazione e video
Corsi di formazione consigliati
Titolo |
Digitare |
Descrizione |
|---|---|---|
In linea |
Scoprite la necessità di una simulazione e di un'analisi accurate dell'integrità del segnale durante la progettazione di PCB ad alta velocità utilizzando i ricetrasmettitori FPGA Intel. |
Video consigliati
Titolo |
Descrizione |
|---|---|
Scoprite come eseguire una simulazione dell'integrità del segnale con un modello ibis-AMI del ricetrasmettitore Intel Arria 10 nell'Advanced Link Analyzer. Inoltre, questo video copre la segnalazione di diagrammi oculari. |
Altri video
Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.