Centro risorse core IP RapidIO
Intel offre una gamma di soluzioni FPGA complete per lo sviluppo di elementi, bridge e switch di elaborazione RapidIO personalizzati.
Intel offre due distinte funzioni Rapidio MegaCore
- La funzione RapidIO II MegaCore è conforme alla specifica RapidIO Revision 2.2.
- Separazioni di livelli fisici, di trasporto e logici (architettura modulare)
- Sequenza IDLE2 - simbolo di controllo lungo
- Velocità di corsia 1.25, 2.5, 3.125, 5.0 e 6.25 Gbaud con larghezze di collegamento 1x, 2x e 4x
- La funzione RapidIO MegaCore è conforme alle revisioni delle specifiche RapidIO 1.3/2.1
- Separazioni di livelli fisici, di trasporto e logici (architettura modulare)
- Sequenza IDLE1 - simbolo di controllo breve
- Velocità di corsia 1.25, 2.5, 3.125 e 5.0 Gbaud con larghezze di collegamento 1x e 4X
Per i dettagli sul supporto del dispositivo, ad esempio le velocità di corsia, le larghezze dei collegamenti e i gradi di velocità, fare riferimento alle guide per l'utente della funzione RapidIO MegaCore.
Le soluzioni, che includono core IP RapidIO configurabili e schede di sviluppo, consentono di concentrarsi sulle funzioni principali della progettazione del sistema fornendo:
- Implementazione del protocollo semplice e veloce
- Riduzione dei rischi di progettazione
- Tempi di sviluppo ridotti
- Platform Designer per l'interconnessione del sistema
Disegni e modelli di riferimento
- Progetto di riferimento da SRIO a TI 6482 DSP ›
- Progetto di riferimento da SRIO a TI 6488 DSP ›
- Progetto di riferimento per la riconfigurazione della velocità dati dinamica RapidIO per dispositivi Stratix IV GX ›
- Esempio di progettazione: bridge da host di manutenzione a agente di manutenzione del sistema ›
- Esempio di progettazione: implementazione personalizzata con interfaccia pass-through Avalon®-ST ›
Database delle conoscenze
Il database delle informazioni fornisce soluzioni di supporto, risposte alle domande frequenti e informazioni sui problemi noti relativi a RapidIO.
Vedi le soluzioni visualizzate di frequente:
- SRIO MegaCore fornisce una piattaforma per implementare alcune funzioni di livello logico personalizzate o il mio modulo NREAD/NWRITE personalizzato? ›
- Perché l'ordine dei pacchetti di collegamento SRIO differisce dall'ordine nel livello dell'applicazione? ›
- RapidIO è in grado di recuperare da un cavo e ristabilire un collegamento SRIO? ›
- Posso collegare l'interfaccia dell'agente di manutenzione del sistema nel mio progetto SRIO a terra se non la sto usando per ridurre il consumo complessivo di elementi logici (LE)?- ›
- In che modo il segnale waitrequest della porta dell'agente I/O Avalon-MM risponde a un burst di scrittura continuo? ›
Trova soluzioni aggiuntive sulla funzione RapidIO MegaCore.
Corsi di formazione online
Kit di sviluppo
Per la funzione RapidIO MegaCore sono disponibili i seguenti kit di sviluppo:
- Portafoglio di kit di sviluppo FPGA a 28 nm che copre i vari kit di sviluppo per FPGA Stratix® V, Arria® V e Cyclone® V.
- Kit di sviluppo FPGA Stratix IV GX ›
Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.