Panoramica
Il progetto di riferimento del controller SDRAM a porta parallela ADI collega la SDRAM alla porta parallela di un processore di segnale digitale ADSP-2126x SHARC ad Analog Devices Incorporated (ADI) ® ed è implementato in FPGA e CPPLD Intel®. FpGA Intel® fornisce il progetto di riferimento come codice sorgente Verilog HDL. Il progetto di riferimento include un banco di prova che consente di testare il codice sorgente Verilog HDL. Lo scopo di questo progetto di riferimento è dimostrare che i dispositivi Intel forniscono un'interfaccia SDRAM a basso costo per i processori di segnale digitale ADI SHARC®.
Tratti somatici
- Funziona con il kit di valutazione FPGA ® CYCLONE-21261
- Richiede da 250 a 300 elementi logici, nessuna RAM e 49 pin
- Il controller SDRAM supporta la modalità a 8 bit della porta parallela ADSP-2126x
- Il core clock DSP (Digital Signal Processing) CCLK ha una frequenza massima di 200 MHz
- Il controller di memoria supporta il funzionamento a 66 Mbps
Intel, Analog Devices Inc. e Danville Signal hanno creato un kit di valutazione hardware chiamato ADDS-21261 Cyclone che offre ai progettisti la possibilità di valutare una combinazione DSP + FPGA per un'ampia gamma di applicazioni come apparecchiature audio professionali, radar e sistemi di navigazione, radio basate su software, apparecchiature di test e misurazione industriali, strumentazione medica, videoconferenza, riconoscimento vocale, e cancellazione del rumore.
ADDS-21261 Cyclone utilizza un processore ADSP-21261 SHARC® di Analog Devices in combinazione con un EP1C3. Nel kit di valutazione sono inclusi anche Quartus® II Web Edition Design Software, una versione di valutazione di VisualDSP++ di Analog Devices ed esempi di progettazione.
Aplication Note 334 - Applicazione controller SDRAM a porta parallela ADI