ID articolo: 000090367 Tipo di contenuto: Messaggi di errore Ultima recensione: 08/04/2022

Info(20325): ERRORE DI ASSERZIONE: HMC param HMC_3DS_REF2REF_DLR èfuorio (0, 127): il valore corrente è <value></value>

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • IP FPGA Intel® Stratix® 10 per interfacce di memoria esterna
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    Potrebbe essere visualizzato il seguente messaggio nella Intel® Quartus® Prime Pro Edition Software versioni 21.1 e successive quando si aggiorna un'interfaccia di memoria esterna generata in precedenza Intel® Stratix® 10 FPGA istanza IP con larghezza chip ID > 0 (3DS).

    Questo messaggio viene visualizzato perché l'utente ha immesso un valore tRFC_DLC nell'IP che è illegale.

    Info(20325): ERRORE DI ASSERZIONE: HMC param HMC_3DS_REF2REF_DLR è fuori intervallo (0, 127): il valore corrente è

    Risoluzione

    Per evitare questo messaggio di errore, immettere un valore di tRFC_DLR legale nelle interfacce di memoria esterna Intel® Stratix® 10 IP FPGA.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA e FPGA SoC Intel® Stratix® 10

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.