ID articolo: 000086969 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 28/06/2013

Stratix V Hard IP per le varianti di core CORE PCI Express gen2 possono rallentare in 12.0 SP1

Ambiente

  • Intel® Quartus® II (in abbonamento)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema critico

    Descrizione

    Stratix V Hard IP per le varianti di core IP PCI Express di seconda generazione possono downtrain nel rilascio 12.0 SP1 del software Quartus II. Questo problema è causata da un'impostazione PLL non corretta.

    Risoluzione

    Questo problema è risolto nella versione 13.0 del software Quartus II.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA Stratix® V

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.