ID articolo: 000086148 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 23/06/2021

Perché PHY Lite per interfacce parallele Intel Agilex® 7 IP FPGA non riesce nell'hardware quando il VCO funziona a circa 1066 MHz (con frequenza di interfaccia intorno a 266/533/1066 MHz)?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    A causa di un problema nel software Intel® Quartus® Prime Pro Edition versione 21.2 e precedente, è possibile che si verifichi uno slittamento dei dati sul percorso di output fino a 800 cicli quando la frequenza PHY Lite per interfacce parallele Intel Agilex® 7 FPGA frequenza IP VCO è di circa 1066 MHz (ad esempio, frequenza di interfaccia intorno a 266 MHz, 533 MHz o 1066 MHz). Questo problema riguarda solo Intel Agilex® 7 dispositivi FPGA ed è dipendente dal PVT, che può verificarsi anche dopo un test hardware riuscito.

     

    Risoluzione

    È in corso la creazione di una patch per risolvere questo problema nel software Intel® Quartus® Prime Pro Edition versione 21.2

    Questo problema è risolto a partire dal software Intel® Quartus® Prime Pro Edition versione 21.3.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA e FPGA SoC Intel® Agilex™

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.