ID articolo: 000086126 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 07/02/2014

La chiusura dei tempi per le interfacce Hard LPDDR2 potrebbe non essere robusta nei dispositivi SoC Cyclone V

Ambiente

  • Intel® Quartus® II (in abbonamento)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema critico

    Descrizione

    Questo problema riguarda i prodotti LPDDR2.

    Le interfacce Hard LPDDR2 destinate ai dispositivi SoC Cyclone V possono hanno difficoltà a raggiungere la chiusura dei tempi.

    Risoluzione

    Non esiste una soluzione per questo problema.

    Questo problema è risolto nel rilascio 13.1.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA e FPGA SoC Cyclone® V

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.