ID articolo: 000085107 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 11/09/2012

Perché avl_ready si sta disfattindo dopo una richiesta di lettura o scrittura?

Ambiente

  • Intel® Quartus® II (in abbonamento)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    Quando si utilizza il controller di trimestre UniPHY DDR3, è possibile notare che avl_ready si abbassa immediatamente a seguito di una richiesta di lettura o scrittura. Ciò porta a una scarsa efficienza di lettura e scrittura da parte del controller.

    C'è un problema noto con il controller del trimestre in cui si de-afferma avl_ready a seguito di un comando burst con dimensioni burst più grandi di uno. Il controller de-afferma avl_ready per un ciclo che blocca la coda di comandi Avalon.

    Risoluzione

    La soluzione consiste nell'utilizzare una dimensione burst di uno per ottenere la massima efficienza o utilizzare dimensioni di burst più grandi, come 32 o 64, per ridurre al minimo l'effetto dello stallo di un ciclo.

    Questo problema verrà risolto in una versione futura del software Quartus® II.

    Prodotti correlati

    Questo articolo si applica a 8 prodotti

    FPGA Stratix® V GT
    FPGA Stratix® V GX
    FPGA Stratix® V E
    FPGA Stratix® V GS
    FPGA Stratix® IV GT
    FPGA Stratix® IV GX
    FPGA Stratix® IV E
    FPGA Stratix® III

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.