ID articolo: 000081583 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 11/09/2012

Perché il software Quartus II non fornisce informazioni di debug quando durante l'analisi I/O dei progetti Stratix III contenenti interfacce DDR2 viene segnalato un errore del dispositivo?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrizione

Il software Quartus® II 7.2 SP2 e versioni precedenti potrebbe non generare messaggi di errore secondari per spiegare la causa principales di un'e non adattarror, quando viene generato durante la fase di analisi I/O del Fitter.

Il fitter dovrebbe segnalare informazioni come le seguenti:

Informazioni extra: non è possibileindirizzare globalmente 1 segnale in più in una regione: 9 segnali globali sono stati allocati alla regione, ma l'hardware consente solo 9 segnali globali

Ci possono essere molte cause per il no-fit. Altera consiglia di controllare tutte le linee guida di progettazione per quanto riguarda le assegnazioni di I/O e l'utilizzo di clock/PLL.Se si verificano problemi di debug della causa di un errore non idoneo, è possibile contattare Altera supporto tecnico inviando una richiesta di servizio tramite MySupport su www.Altera.com

Il problema del debug dei messaggi non segnalati è pianificato per essere risolto nella prossima versione del software Quartus II.

Prodotti correlati

Questo articolo si applica a 1 prodotti

FPGA Stratix® III

Disclaimer

1

Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.