ID articolo: 000081552 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 30/01/2015

Errori in ModelSim SE 10.3c e 10.3d durante la simulazione di Arria 10 progetti di dispositivi nel software Quartus II versione 14.1

Ambiente

  • Intel® Quartus® II (in abbonamento)
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema critico

    Descrizione

    Quando si simula il software Quartus II versione 14.1 in Mentor Graphics ModelSim SE versione 10.3c o 10.3d, i progetti, tra cui i loop con fase di blocco a cascata (PLL) e la destinazione del dispositivo Arria 10 causano errori di simulazione. I PLL a valle non si bloccano e generano frequenze errate.

    Risoluzione

    È necessario utilizzare la versione di debug ( -novopt ) durante l'elaborazione in Modelsim.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA e FPGA SoC Intel® Arria® 10

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.