A causa di un problema nelle versioni 9.1 e successive del software Quartus® II, potrebbe essere visualizzato questo errore durante la fase assembler per i progetti destinati ai dispositivi GX Arria® II. Questo errore si verifica se la progettazione viola le regole nelle linee guida per i canali differenziali disabilitati DPA nelle interfacce I/O differenziali ad alta velocità e DPA nel capitolo Arria II Devices (PDF) nel manuale per dispositivi Arria II.
Per risolvere questo problema, modificare il posizionamento delle interfacce LVDS abilitate per DPA per rispettare queste regole.
Questo problema è pianificato per essere risolto in una versione futura del software Quartus II.