ID articolo: 000081234 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 11/09/2012

Qual è la fonte di alimentazione per i pin I/O differenziali e pseudo-differenziali nei dispositivi Stratix III e Stratix IV?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrizione

Quando si utilizzano standard differenziali su pin di ingresso di clock dedicati nelle banche superiori e inferiori nei dispositivi Stratix® III e Stratix IV, sono alimentati dall'alimentatore differenziale di clock VCC_CLKIN, che deve essere collegato a 2,5 V. VCC_CLKIN è indipendente da VCCIO e VCCPD.

Quando si utilizzano input differenziali nelle banche superiori e inferiori, i buffer di input sono alimentati da VCCPD, che deve essere collegato a 2,5 V.

Quando si utilizzano uscite differenziali nelle banche superiori e inferiori, i buffer di output sono alimentati da VCCIO, che deve essere collegato a 2,5 V.

Quando si utilizzano input differenziali nelle banche laterali, i buffer di input sono alimentati da VCCPD, che deve essere collegato a 2,5 V.

Quando si utilizzano uscite differenziali nelle banche laterali, i buffer di output sono alimentati da VCCIO, che deve essere collegato a 2,5 V.

Prodotti correlati

Questo articolo si applica a 4 prodotti

FPGA Stratix® III
FPGA Stratix® IV GT
FPGA Stratix® IV GX
FPGA Stratix® IV E

Disclaimer

1

Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.