ID articolo: 000080814 Tipo di contenuto: Messaggi di errore Ultima recensione: 19/12/2018

Errore(20263): il posizionamento non è riuscito a trovare una soluzione legale per XXXX LAB, X M20K e X DSP nelle posizioni da (X, X) a (XXX, XXX).

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    Questo errore potrebbe essere visualizzato nell'edizione Intel® Quartus® Prime Pro versione 18.1 durante la compilazione per i dispositivi Intel® Stratix® 10 con un utilizzo elevato o un numero elevato di aree di blocco logico.

    Risoluzione

    Il seguente assigment può contribuire a posizionare la progettazione:

    set_global_assignment nome GLOBAL_PLACEMENT_EFFORT "OTTIMIZZA PER UN UTILIZZO ELEVATO"

    Questa assegnazione viene automaticamente inclusa nell'aggiornamento 1 e versioni successive Intel® Quartus® Prime Pro Edition 18.1.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA e FPGA SoC Intel® Stratix® 10

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.