ID articolo: 000080205 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 21/08/2012

Perché si visualizzano i seguenti avvisi quando si tenta di eseguire la simulazione RTL utilizzando il modello fornitore DDR3 di terza parte in Modelsim?

Ambiente

  • Intel® Quartus® II (in abbonamento)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    Quando si tenta di simulare un controller basato su SDRAM DDR3 uniPHY generato nella versione del software Quartus II prima della 11.1 con il modello di memoria fornitore, verranno visualizzati i seguenti avvisi:

    # {percorso gerarchico}.cmd_task al momento 50005156.0 ps AVVISO: 500 noi è richiesto dopo RST_N diventa inattivo prima che il CKE si attivi.

    # {hierarchy path}.reset al momento 50027031.0 ps AVVISO: 200 us è necessario prima che RST_N sia inattivo.

    Risoluzione

    Ciò èdovutooo e opzione di calibrazione rapida nel megawizard che non simula i tempi completi richiesti per l'inizializzazione e la calibrazione.

    Dal software Quartus® II versione 11.1 in poi, è disponibile un'opzione per la calibrazione completa che eliminerà questi avvisi.

    Prodotti correlati

    Questo articolo si applica a 2 prodotti

    FPGA Stratix® V GX
    FPGA Stratix® V GT

    Disclaimer

    1

    Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.