Un impulso può essere visualizzato sull'orologio di uscita del PLL anche se il segnale di attivazione del clock ha disattivato l'uscita del clock. Il circuito per l'attivazione del clock è il seguente:
Figura 1. Circuito per l'attivazione dell'orologio
Se la PLL viene reimpostata prima che il clock sia disattivato, è possibile che il clock di output si guasti. Quando la PLL è reimpostata, il clock di uscita dal contatore è disattivato. Dal circuito sopra, il clkena è registrato sul bordo negativo dell'orologio che esce dai contatori. Se il PLL viene inserito per ripristinare il registro clkena, il suo valore sarà elevato. Il clkena viene quindi ridotto, ma il registro avrà ancora un valore elevato. Quando il PLL viene ripristinato, i contatori ricominciano a contare. Poiché il clkena non è registrato fino al bordo negativo, verrà visualizzato un impulso di segnale sull'uscita del clock. La forma d'onda seguente mostra questo comportamento.
Figura 2. Configurazione del test di Altera hot socketing
Per evitare che questo problema si verifichi, il segnale di clkena deve sempre essere portato a basso prima che il PLL venga ripristinato.