ID articolo: 000078206 Tipo di contenuto: Documentazione e informazioni sui prodotti Ultima recensione: 31/12/2013

Come possiamo garantire che i dispositivi Stratix IV GX/GT e Arria II GX soddisfino il limite di tempo di transizione da PCI Express L0s a L0?

Ambiente

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    I sistemi di protocollo PCI Express devono supportare la modifica dello stato da L0 a L0 entro 2us per PCI Express gen2 e 4us per PCI Express gen1. Stratix® IV GX/GT e Arria® II GX soddisfano questa tempistica se il parametro VTX-CM-DC-ACTIVEIDLE-DELTA è inferiore a 25 mV.  Se il parametro VTX-CM-DC-ACTIVEIDLE-DELTA è compreso tra 25 mV e 60 mV, Altera fornisce una patch per il software Quartus® II versione 9.0 SP2.  Contattare Altera supporto personale per ottenere la patch.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA Arria® II GX

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.