ID articolo: 000077902 Tipo di contenuto: Messaggi di errore Ultima recensione: 23/11/2015

Errore interno: sottosistema: FIOMGR, File: /quartus/fitter/fiomgr/fiomgr_io_bank.cpp, Riga: 2379 m_single_ended_iostd_drive_strength >= 0

Ambiente

  • Intel® Quartus® II (in abbonamento)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    A causa di un problema nel software Quartus® II versione 15.0 e precedente, potrebbe essere visualizzato questo errore interno se si modifica l'assegnazione del pin JTAG dal valore predefinito.

    In MAX® 10 dispositivi, i pin JTAG sono pin a doppio scopo. Se si utilizza il pin JTAG come pin dedicato, non è necessario eseguire alcuna assegnazione del pin per il pin. È possibile ottenere questo errore interno se si modifica l'assegnazione del pin in qualcosa di diverso dal valore predefinito.

    Soluzione

    Per evitare l'errore, eseguire una delle seguenti operazioni:

    • Ripristinare tutti gli standard di I/O dei pin JTAG allo standard IO predefinito nella pianificazione dei pin.
    • Passare allo standard di I/O predefinito a 3,3 V LVCMOS
    • Andare a Assegnazioni -> Device -> Device and Pin Options -> Voltage -> cambiare "Standard di I/O predefinito" a 3,3 V LVCMOS

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA Intel® MAX® 10

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.