ID articolo: 000077271 Tipo di contenuto: Messaggi di errore Ultima recensione: 25/02/2013

Errore (169058): l'HiSpi standard di I/O sul pin di I/O di input non può avere l'impostazione dell'opzione logica di terminazione differenziale

Ambiente

  • Intel® Quartus® II (in abbonamento)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    A causa di un problema nelle versioni 12.1 e precedenti del software Quartus® II, potrebbe essere visualizzato questo messaggio di errore quando si utilizza lo standard I/O HiSpi con terminazione differenziale on-chip (OCT). Questo problema riguarda i progetti mirati ai dispositivi Cyclone® V.

    Soluzione

    Per risolvere questo problema, utilizzare lo standard I/O LVDS.

    Questo problema è risolto a partire dal software Quartus II versione 12.1 SP1.

    Prodotti correlati

    Questo articolo si applica a 6 prodotti

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Cyclone® V GX
    FPGA SoC Cyclone® V ST
    FPGA Cyclone® V E
    FPGA SoC Cyclone® V SE

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.