ID articolo: 000076022 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 24/11/2013

VCS genera questo avviso quando si esegue una simulazione funzionale dell'IP DDR, DDR2 e DDR3 High Performance Controller II. Questo avviso appare perché il codice sta collegando un LSB a 1 bit di un bus a 4 bit a un input a 2 bit

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrizione

VCS genera questo avviso quando si esegue una simulazione funzionale dell'IP DDR, DDR2 e DDR3 High Performance Controller II.

 

Questo avviso appare perché il codice sta collegando un LSB a 1bit di un bus a 4 bit a un input a 2bit, quindi il bit 2 dell'input clk_reset scan_din è undriven.  Il sequenziatore livellato non utilizza catene di scansione su mem_clks e ciò non importa per un design non livellato (ad esempio, DDR2) poiché non utilizza nemmeno le catene di scansione. Quindi questo messaggio può essere ignorato in modo sicuro.

 

Avviso-[PCWM-W] Larghezza connessione porta non corrispondente &ltpath_name>/SdramController_PLL_Master_phy_alt_mem_phy.v, 1395"clk". La seguente espressione a 1 bit è collegata alla porta a 2 bit "scan_din" del modulo "SdramController_PLL_Master_phy_alt_mem_phy_clk_reset", istanza "clk" Expression: scan_din[0] utilizzare lint=PCWM per ulteriori dettagli

Prodotti correlati

Questo articolo si applica a 3 prodotti

FPGA Stratix® IV GX
FPGA Stratix® IV GT
FPGA Stratix® IV E

Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.