Rx_analogreset non funziona correttamente quando un canale Basic (PMA-Direct) viene implementato nel canale CMU di un dispositivo Stratix® IV GX/GT o Hardcopy® IV GX/GT. Ciò è dovuto a un bug nel software Quartus® II 9.1. Potrebbe non essere visualizzato il comportamento corretto "rx_pll_locked" e "rx_freqlocked", poiché non rispondono al segnale rx_analogreset. La soluzione consiste nell'utilizzare il software Quartus II 10.0. Rigenerare i file ALTGX e ALTGX_RECONFIG Megawizard™ e ricompilare la progettazione.
Perché l'input rx_analogreset da FPGA fabric non influisce sui segnali rx_freqlocked e rx_pll_locked in un canale Basic (PMA-Direct) implementato nel canale CMU dei dispositivi Stratix IV GX/GT o Hardcopy IV GX/GT?
1
Disclaimer
Tutti i post e l'utilizzo dei contenuti su questo sito sono soggetti ai Termini di utilizzo Intel.com.
Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.