ID articolo: 000074643 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 31/05/2016

Perché si riscontra un problema di efficienza quando si utilizza il controller di memoria hard memory Arria® V e Cyclone® V con il tracciamento DQS abilitato?

Ambiente

  • Intel® Quartus® Prime Standard Edition
  • Intel® Quartus® Prime Lite Edition
  • Controller LPDDR2 con IP FPGA Intel® UniPHY
  • Controller SDRAM DDR2 con IP FPGA Intel® UniPHY
  • Controller SDRAM DDR3 con IP FPGA Intel® UniPHY
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    Arria® V e Cyclone® V DDR2, DDR3/3L e/o LPDDR2 con tracciamento DQS abilitato possono vedere una riduzione dell'efficienza a causa di un lungo processo di tracciamento DQS in cui non è stato emesso alcun aggiornamento periodico dal controller di memoria rigida per un lungo periodo di tempo.

     

    Soluzione

    Attivare le opzioni di aggiornamento automatico dell'utente nell'IP UniPHY.

    Prodotti correlati

    Questo articolo si applica a 5 prodotti

    FPGA Arria® V GT
    FPGA e FPGA SoC Cyclone® V
    FPGA Arria® V GX
    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.