ID articolo: 000074611 Tipo di contenuto: Risoluzione dei problemi Ultima recensione: 05/11/2019

Perché alcuni pin di I/O di Intel® MAX® 10 dispositivi 10M04SAU324I7G e 10M04SCU324C8G rimangono bassi piuttosto che a tre stati con pull up durante l'ISP normale?

Ambiente

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrizione

    A causa di un problema nel software Intel® Quartus® Prime Standard Edition versione 18.0, alcuni pin di I/O di Intel® MAX® 10 dispositivi 10M04SAU324I7G e 10M04SCU324C8G rimarranno bassi piuttosto che a tre stati con pull-up durante l'ISP normale.

    Ciò è legato a un precedente problema noto, descritto in Perché si osservano alcuni pin di I/O che vengono guidati a LOW (GND) durante la programmazione dei file POF per MAX 10 dispositivi?

    Soluzione

    Questo problema è risolto in Intel® Quartus® Prime Standard Edition Versione 19.1.

    Prodotti correlati

    Questo articolo si applica a 1 prodotti

    FPGA Intel® MAX® 10

    Il contenuto di questa pagina è il risultato della combinazione tra la traduzione umana e quella automatica del contenuto originale in lingua inglese. Questo contenuto è fornito soltanto a titolo di informazione generale e non ha pretese di completezza o accuratezza. In presenza di contraddizioni tra la versione in lingua inglese di questa pagina e la sua traduzione, fa fede la versione inglese. Visualizza la versione in lingua inglese di questa pagina.