A causa di un problema con il Intel® FPGA Power and Thermal Calculator (PTC) nel software Intel® Quartus® Prime Pro Edition versione 20.3 e versioni precedenti, potrebbe verificarsi questo errore anche se sono ancora disponibili pin quando vengono utilizzati pin di input differenziali e le tensioni VCCIO di tutte le banche di I/O non sono 2,5 V nei dispositivi Intel® Stratix® 10.
Ecco un esempio.
Dispositivo: 1SG280H
Pacchetto: F50
Numero di I/O utente: 672
Numero di banca di I/O: 14
Numero di pin pre I/O bank: 48
Utilizzo dell'I/O dell'utente:
Uscita 1,2 V * 625 pin
Ingresso LVDS * 1 coppia
In questo caso, poiché 625 pin sono utilizzati per l'uscita da 1,2 V, le tensioni VCCIO di 14 banche di I/O sono di 1,2 V.
L'ingresso LVDS è alimentato da VCCPT, non da VCCIO. Quindi una coppia di input LVDS dovrebbe essere in grado di essere assegnata ai pin rimanenti, ma il PTC visualizza erroneamente un errore come mostrato nella seguente immagine.
È possibile ignorare questo errore in modo sicuro.
Questo problema è risolto a partire dal Intel® FPGA Power and Thermal Calculator (PTC) nel software Intel® Quartus® Prime Pro Edition versione 21.3.