Problema critico
Compilatore IP × di generazione 1 per le variazioni IP hard PCI Express che destinazione di un dispositivo Stratix V GX supportare la frequenza di clock dell'applicazione Solo 125 MHz. Tuttavia, la tabella 4-1 nella tabella La guida utente del compilatore PCI Express indica erroneamente che questo clock può anche avere frequenza 62,5 MHz e PCI Express l'editor di parametri consente la selezione di 62,5 MHz o 125 MHz per questo orologio.
Tutte le varianti IP hard del compilatore PCI Express di × di prima generazione che si rivolgono un dispositivo Stratix V GX.
Per queste variazioni, selezionare la frequenza di clock dell'applicazione a 125 MHz nell'editor dei parametri del compilatore PCI Express.
Questo problema non è più rilevante nella versione 11.0 del compilatore IP per PCI Express e nella guida dell'utente del compilatore IP per PCI Express. Stratix supporto del dispositivo V viene spostato nell'ip rigido Stratix V per PCI Express e nella guida dell'utente Stratix V Hard IP per PCI Express.
Infatti, il Stratix V Hard IP per PCI Express supporta sia la frequenza dell'applicazione di 125 MHz che la frequenza dell'applicazione di 62,5 MHz, e questo fatto è documentato correttamente nella versione 11.0 del Stratix V Hard IP per PCI Express User Guide.