Stato
Launched
Data di lancio
Q2'19
Litografia
10 nm

Risorse

Elementi logici (LE, Logic Element)
1437240
Moduli di logici adattiva (ALM, Adaptive Logic Module)
487200
Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)
1948800
Phase-Locked Loop (PLL) fabric e I/O
24
Memoria massima integrata
190 Mb
Blocchi DSP (Digital Signal Processing)
4510
Formato DSP (Digital Signal Processing)
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
Hard Processor System (HPS)
Quad-core 64 bit Arm* Cortex*-A53
Blocchi di crittografia rigida
0
Hard Memory Controller (HMC)
Interfacce di memoria esterne (EMIF)
DDR4, QDR IV

Specifiche di I/O

Num. massimo di I/O utente
744
Supporto per gli standard I/O
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
Numero massimo di coppie LVDS
372
Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ)
32
Velocità massima di trasferimento dati Non-Return to Zero (NRZ)
32 Gbps
Ricetrasmettitori modulazione a impulsi di ampiezza (PAM4) massimi
24
Velocità massima di trasferimento dati modulazione a impulsi di ampiezza (PAM4)
58 Gbps
Hard IP protocollo ricetrasmettitore
PCIe Gen4, 10/25/50/100/200/400G Ethernet

Tecnologie avanzate

Registri Hyper
Sicurezza del bitstream FPGA

Specifiche del package

Opzioni package
R2340A

Informazioni supplementari

URL informazioni aggiuntive