Raccolta prodotti
Stato
Launched
Data di lancio
2013
Litografia
20 nm

Risorse

Elementi logici (LE, Logic Element)
660000
Moduli di logici adattiva (ALM, Adaptive Logic Module)
250540
Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)
1002160
Phase-Locked Loop (PLL) fabric e I/O
32
Memoria massima integrata
47.7 Mb
Blocchi DSP (Digital Signal Processing)
1687
Formato DSP (Digital Signal Processing)
Multiply, Multiply and Accumulate, Variable Precision, Fixed Point (hard IP), Floating Point (hard IP)
Hard Processor System (HPS)
Dual-core Arm* Cortex*-A9
Hard Memory Controller (HMC)
Interfacce di memoria esterne (EMIF)
DDR4, DDR3, QDR II, QDR II+, RLDRAM 3, HMC, MoSys, QDR IV, LPDDR3, DDR3L

Specifiche di I/O

Num. massimo di I/O utente
696
Supporto per gli standard I/O
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL
Numero massimo di coppie LVDS
270
Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ)
48
Velocità massima di trasferimento dati Non-Return to Zero (NRZ)
17.4 Gbps
Hard IP protocollo ricetrasmettitore
PCIe Gen3

Tecnologie avanzate

Sicurezza del bitstream FPGA

Specifiche del package

Opzioni package
F1152, F1517

Informazioni supplementari

Datasheet
URL informazioni aggiuntive