È possibile utilizzare questo kit di sviluppo per effettuare le seguenti azioni:

  • Sviluppare e testare i modelli PCI Express* (PCIe) con velocità di trasmissione dati fino alla terza generazione utilizzando la scheda di sviluppo conforme con i fattori di forma della scheda breve PCIe.
  • Sviluppa e testa sottosistemi di memoria per le memorie DDR3 o QDR II.
  • Utilizza i connettori della scheda mezzanine ad alta velocità (HSMC) per interfacciarti con una di oltre 35 HSMC diverse forniti da aziende approvate, con il supporto di protocolli come Ethernet, CPRI, OBSAI e altri.
Note:

L'acquirente afferma di essere uno sviluppatore di prodotti, sviluppatore di software o integratore di sistema e riconosce che questo prodotto è un kit di valutazione non autorizzato da FCC, disponibile esclusivamente per lo sviluppo software e non rivendibile.

È possibile acquistare schede figlie opzionali compatibili con l'interfaccia del connettore HSMC, adattatori o cavi da utilizzare con il tuo kit di sviluppo.

Contenuti del kit di sviluppo

Il kit di sviluppo DSP, Stratix® V Edition presenta le seguenti caratteristiche:

  • Scheda di sviluppo FPGA Stratix® V GS
  • Dispositivo in primo piano:
  • FPGA Stratix® V GS: 5SGSMD5K2F40C2N
  • Configurazione, stato ed elementi di configurazione
  • JTAG
  • Cavo USB-BlasterTM II integrato
  • Configurazione parallela passiva rapida (FPP) tramite dispositivo MAX® V e memoria flash
  • Un pulsante di reset configurazione
  • Un pulsante di reset della CPU
  • Due pulsanti di configurazione
  • Clock
  • Oscillatori programmabili da 50 MHz e 125 MHz
  • Input SMA (LVPECL)
  • Input e output utente generale
  • PHY Ethernet da 10/100/1000 Mbps (SGMII) con connettore RJ-45 (rame)
  • LCD con caratteri 16x2
  • Un interruttore "dual in-line package" a 8 posizioni (DIP)
  • Sedici LED utente
  • Tre pulsanti utente
  • Dispositivi di memoria
  • SDRAM DDR3 (1.152 MB, x72 bit)
  • SRAM QDR II+ (4,5 MB, 2 Mb x18 bit)
  • Footprint compatibile con QDR II da 4 Mb x 18 bit
  • RLDRAM II (CIO da RLDRAM II da 72 Mbyte con un bus di dati da 18 bit)
  • Componente e interfacce
  • Connettore edge PCIe x8
  • Due connettori HSMC
  • SMB per input e output di interfaccia digitale seriale (SDI)
  • Gabbia ottica QSFP
  • PHY Ethernet da 10/100/1000 Mbps (SGMII) con connettore RJ-45 (rame)
  • Potenza
  • Input DC di notebook
  • Connettore edge PCIe
  • Server web processore Nios® II e aggiornamento sistema remoto
  • Schede HSMC loopback e debug
  • Scheda di alimentazione e cavi
  • Contenuto software del kit di sviluppo FPGA Stratix ® V GS
  • Documentazione completa
  • Guida dell'utente
  • Manuale di riferimento
  • Schemi della scheda e file di progettazione del layout
  • Sistema di test della scheda basato su GUI
  • Include progetti del software di design Intel® Quartus® Prime completi con RTL open source
  • Portale di aggiornamento della scheda
  • Include progetti del software di design Intel® Quartus® Prime completi con RTL open source
  • Software di design Intel® Quartus® Prime, edizione kit di sviluppo (DKE)
  • Licenza per utilizzare la versione completa del software di design Intel® Quartus® Prime per un anno