DSP a precisione variabile
DSP a precisione variabile
Il primo FPGA del settore con virgola mobile IEET 754
Le applicazioni di elaborazione del segnale digitale (DSP) ad alte prestazioni necessitano di una precisione sempre maggiore, superiore al range di 18 bit. Molte le applicazioni che alimentano la necessità di un intervallo e di una precisione maggiori, tra cui:
- Sistemi radar che richiedono il supporto di risoluzioni maggiori e architetture multi-antenna
- Schede di canale basestation wireless per elaborazione multiple-input multiple-output (MIMO)
- Applicazioni mediche e di test per filtraggio ad altissima precisione e trasformate di Fourier veloci (FFT)
Per soddisfare la richiesta di un'elaborazione del segnale più precisa, abbiamo sviluppato il primo blocco DSP a precisione variabile disponibile in tutti i dispositivi a 28 nm.
Per dispositivi a 20 nm e 14 nm, abbiamo rivoluzionato i blocchi DSP per fornire il primo blocco DSP con moltiplicatori e sommatori a virgola mobile rigida. Quest'ultima innovazione architettonica consente a ogni blocco DSP di venire configurato a livello di tempo di elaborazione in una modalità a virgola mobile IEEE 754, precisione standard (18 bit) o precisione elevata (27 bit). Il blocco DSP a precisione variabile è ottimizzato dalla famiglia per soddisfare i requisiti DSP a cui è rivolta ogni famiglia Intel® FPGA.
Per ulteriori informazioni, scarica la documentazione Il primo FPGA a virgola mobile del settore (PDF).
Ulteriori informazioni: